由元件材料/設計下手 消除半導體ESD影響有譜

作者: 林苑晴
2007 年 11 月 23 日
半導體製程朝向更先進奈米技術已成為大勢所趨,可預期的是ESD在半導體製程中的影響也將會加劇,為此,廠商期望藉由元件生產材料與設計面著手改善,以降低ESD在半導體製程中帶來的損害風險。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

強化上市速度 縮短半導體測試迫在眉睫

2010 年 02 月 01 日

開放平台/應用程式當先鋒 智慧電視市場前景看俏

2011 年 04 月 28 日

因應薄型化設計 觸控IC助臂力

2011 年 05 月 16 日

發揮互補綜效 台/歐半導體廠齊攻18吋晶圓

2013 年 09 月 23 日

無線充電/定位/感測器助陣 穿戴裝置功能更貼心

2016 年 07 月 25 日

3GPP R21制定起步走 2028年6G上路接棒

2024 年 02 月 29 日
前一篇
導入專屬指令與演算法 提升通用DSP視頻處理
下一篇
滿足不同應用需求 DSP技術持續精進